帰らざるMOS回路(79) Xilinx Vivado、RISC-V、100MHzならOK

clk100_DesignTimingSummary
Joseph Halfmoon

前々回、RISC-V(MicroBlaze-V)コア(12MHz)の中でタイミングエラーでお悩み。前回試みに「より速くてデカいFPGA」に100MHz実装。タイミングエラー消滅。やったね。でも念のため元のFPGA(Spartan-7)で100MHzクロックを試してみました。あれよ、ノーエラーじゃあーりませんかあ。
“帰らざるMOS回路(79) Xilinx Vivado、RISC-V、100MHzならOK” の続きを読む