
前回、RISC-V(MicroBlaze V MCS)の最小システム?を構成、Vivado上でのハード生成はOK。ソフトウエア開発環境であるVitisへ「輸出」も成功。しかしここまで。Vitisの使い方がそもそも分かっておらんことが発覚。ここで立ち往生とな。今回は心を入れ替えてVitisの使い方から学ぶっと。
デバイス作る人>>デバイス使う人>>デバイスおたく
前回、RISC-V(MicroBlaze V MCS)の最小システム?を構成、Vivado上でのハード生成はOK。ソフトウエア開発環境であるVitisへ「輸出」も成功。しかしここまで。Vitisの使い方がそもそも分かっておらんことが発覚。ここで立ち往生とな。今回は心を入れ替えてVitisの使い方から学ぶっと。
かねてXilinxがRISC-Vの「ソフト」コアを提供することがアナウンスされてましたが、以前は要NDAのアーリーな提供でした。今回 Vivadoの2024.1リリースにともない、RISC-Vコア(AMD Xilinx的にはMicroBlaze V)正式登場です。これはいけない、Vivadoを最新版に更新しないと。 “帰らざるMOS回路(64) Xilinx Vivado、2024.1、RISC-V、公式登場” の続きを読む
前回はVivadoに「バンドル」されているIPからRAM-Based Shift Registerを練習。LUTを使ってFIFOみたいな構造を作れるIPでした。今回はAccmulatorです。入ってくる値をどんどん積算して結果を出力してくれるもの。なんか計算用のブロックを使って作ってくれるのか?どうなんだ? “帰らざるMOS回路(63) Xilinx Vivado、Accumulator” の続きを読む
前回、Vivadoに「バンドル」されているIPのリストを眺めることができたので、今回から「練習」していきたいと思います。「代表的なところ」からと思いつつ、何が「代表的」なのかサッパリなので目についたところからです。今回はその名もRAM-Based Shift Registerです。FIFOみたいなものかね。知らんけど。 “帰らざるMOS回路(62) Xilinx Vivado、RAM-Based Shift R” の続きを読む
前回まで「制約」constraints の設定のお勉強にはまり込み、しばらくFPGA実機を動作させていませんでした。忘却力の年寄はFPGAへの書き込みの仕方とか既に怪しいです。そういえば制約の件にハマり込む前に練習していたバイナリカウンタのIPの件、実機に書き込んでなかった気がする。そいつでリハビリ?
前回につづき、AMD(Xilinx)様の「UG945 – Vivado Design Suite チュートリアル: 制約の使用」にしたがって、制約 constraints の設定の練習をつづけてみます。前回は「タイミング制約」でした。後半の今回は「物理制約」です。なにやらコマケーが設計の死命を制する制約が仰山。
前回に続きいよいよ制約 constraints の設定の練習に入りたいと思います。ついては何かチュートリアルなどないのか?AMD(Xilinx)様に無いわけないっと。「UG945 – Vivado Design Suite チュートリアル: 制約の使用」です。英語読む気力が薄れたお惚け老人にも優しい日本語版であります。
前回「調査」から、Vivado内蔵IPの実地トレーニングは空プロジェクトを作って、そこに対象のIPを配置し、シミュレーションして、FPGAに書き込んでというプロセスを地道にやっていくことにいたしました。まずは「簡単そうな奴」からということで選んだのがBinary Counterです。これならFPGA素人老人にもできる?
別シリーズでGoogleの生成AI、Gemini様にVerilogコードなど書いていただいております。Verilog素人の年寄が捻りだすよりお楽に感じます。そこで今回からしばらく、まずGemini様にお願いして、それを年寄がCMOD-S7ボード用に実装する、という段取りで練習したいと思います。今回はシリパラ変換ね。